Scientific interests:

Methods of design and synthesis of digital circuits based on Programmable Logic Devices (PLD / FPGA):
· Synthesis of combinational devices
· Synthesis of finite state machines

Research projects:

ZUBR - a CAD System for design of digital devices based on CPLD

List of publications:

Monographs:

1. Solov'ev V.V., Klimovič A.: Logičeskoe proektirovanie cifrovyh sistem na osnove programmiruemyh logičeskih integral'nyh shem // Moskva : Gorâčaâ liniâ - Telekom, 2008. - 369 s. 2. Salauyou V. Klimowicz A.: Synteza logiczna układów cyfrowych w strukturach programowalnych // Białystok, Oficyna Wydawnicza Politechniki Białostockiej, 2010, 400 s.


Publications in conference proceedings:

3. Sołowjew W., Klimowicz A.: Synteza wspólnych modeli automatów skończonych na PLD // Materiały V Krajowej Konferencji Naukowej Reprogramowalne Uklady Cyfrowe (RUC’2002), (Szczecin, 9-10 maja 2002). - Instytut Informatyki Politechniki Szczecińskiej, 2002. - s. 35-42.(in polish)

4. Klimowicz A., Solowjew W.: Automatyzacja projektowania kontrolerów typu kombinacyjnego na PLD z wykorzystaniem sprzężeń zwrotnych // Materiały XIV Krajowej Konferencji Automatyki (Zielona Góra 24-27 czerwca 2002), Tom II. – s. 751-756. (in polish)

5. Solowjew W., Bułatowa I., Klimowicz A.: Verifikacja rezul'tatov sinteza sovmeščennych modelej konečnych avtomatov // Materiały VIII Konferencji Międzynarodowej IIST-2002, Charków, 2002, pp. 561-563. (in russian)

6. Solovjev V.V., Klimowicz A.: Proektirovanie na PLIS ustrojstv logičeskogo upravlenija dlja sistem cifrovoj obrabotki signalov // In Proc. of 5th International Conference: Digital Signal Processing and Its Applications, Moscow, Russia, March 12-14, 2003, pp. 552-553. (in russian)

7. Solovjev V.V., Klimowicz A.: Proektirovanie na PLIS ustrojstv logičeskogo upravlenija real'nogo vremeni // In Proc. of 5th International Conference: Digital Signal Processing and Its Applications, Moscow, Russia, March 12-14, 2003, pp. 553-555. (in russian)

8. Klimowicz A., Sołowjew W.: Wykorzystywanie wyjściowych makrokomórek układu PLD w charakterze elementów pamięci automatu skończonego // Materiały VI Krajowej Konferencji Naukowej Reprogramowalne Układy Cyfrowe (RUC’2003), (Szczecin, 8-9 maja 2003). s. 37-43. (in polish)

9. Klimowicz A., Solovjev V.: Synthesis of combinatorial circuits on single programmable logic device // Proc. of East-West Design & Test Conference (EWDTC'03), Yalta, Alushta, (Crimea, Ukraine), September 17-21, 2003, pp. 132-135. (in english)

10. Klimowicz A., Solovjev V.: Synthesis of sequential circuits on programmable logic devices based on common model of finite state machine // Proc. of East-West Design & Test Conference (EWDTC'03), Yalta, Alushta, (Crimea, Ukraine), September 17-21, 2003, pp. 136-139. (in english)

11. Solovjev V., Klimowicz A.: ZUBR – Pakiet dla avtomatizirovannogo proektirovania na PLIS kombinacionnych schem i konečnych avtomatov // Materiały IV Międzynarodowej Naukowo-Praktycznej Konferencji: Współczesne Technologie Informatyczne i Elektroniczne, Odessa, Ukraina, 19-23 maja 2003, s. 179. (in russian)

12. Solovjev V., Klimowicz A.: ZUBR – Proektirovanie na PLIS kombinacionnych schem // Materiały IV Międzynarodowej Naukowo-Praktycznej Konferencji: Współczesne Technologie Informatyczne i Elektroniczne, Odessa, Ukraina, 19-23 maja 2003, s. 180. (in russian)

13. Solovjev V., Klimowicz A.: ZUBR – Proektirovanie na PLIS konečnych avtomatov // Materiały IV Międzynarodowej Naukowo-Praktycznej Konferencji: Współczesne Technologie Informatyczne i Elektroniczne, Odessa, Ukraina, 19-23 maja 2003, s. 181. (in russian)

14. Klimowicz A.: Metoda syntezy automatów skończonych Mealy’ego i Moore’a na bazie układów CPLD // Materiały VII Krajowej Konferencji Naukowej Reprogramowalne Układy Cyfrowe (RUC’2004), (Szczecin, 13-14 maja 2004). s. 27-34. (in polish)

15. Klimowicz A.: Metoda weryfikacji rezultatów syntezy wspólnego modelu automatu skończonego // Materiały VII Krajowej Konferencji Naukowej Reprogramowalne Układy Cyfrowe (RUC’2004), (Szczecin, 13-14 maja 2004). s. 35-42. (in polish)

16. Salauyou V., Dimitrova-Grekow T., Klimowicz A.: Projektowanie układów kombinacyjnych i automatów skończonych przy pomocy pakietu ZUBR // Materiały VII Krajowej Konferencji Naukowej Reprogramowalne Układy Cyfrowe (RUC’2004), (Szczecin, 13-14 maja 2003). s. 51-58. (in polish)

17. Soloviev V. V., Klimowicz A.: Proektirovanie na PLIS ustrojstv cifrovoj obrabotki signalov s pomos'u paketa ZUBR // Proc of 7th International Conference and exhibition on Digital signal processing and its applications, T.2, Moscow, Russia, March 16-18, 2005, pp. 412-421. (in russian)

18. Soloviev V.V., Klimowicz A.: Proektirovanie na PLIS cifrovych ustrojstv s pomos'u paketa ZUBR // Materiały III Rosyjskiej Naukowo-Technicznej Konferencji „Współczesne Metody i Środowiska Obróbki Przestrzenno-Czasowych Sygnałów”, Penza, Rosja, 24-25 maja, 2005 r, s. 96-99. (in russian)

19. Soloviev V.V., Klimowicz A.: Rezultaty eksperymentalnych issledovanij proektirovania cifrovych ustrojstv s pomos'u paketa ZUBR // Materiały III Rosyjskiej Naukowo-Technicznej Konferencji „Współczesne Metody i Środowiska Obróbki Przestrzenno-Czasowych Sygnałów”, Penza, Rosja, 24-25 maja, 2005 r, s. 99-101. (in russian)

20. Salauyou V., Klimowicz A., Grześ T., Dimitrova-Grekow T., Bulatowa I.: Synthesis Methods of Multilevel Combinational Circuits Implemented in Package ZUBR // Proc. Of the XIV Ukrainian-Polish Conference on “CAD in Machinery Design. Implementation and Educational Problems”, Polyana, Ukraine, May 22-23, 2006, pp. 105-106. (in english)

21. Soloviev V.V., Klimowicz A., Grześ T., Dimitrova-Grekow T., Bulatowa I.: Pakiet ZUBR avtomatizacii proektirovania cifrovych ustroistv na osnove PLIS // Materiały VII Międzynarodowej Naukowo-Praktycznej Konferencji: Współczesne Technologie Informatyczne i Elektroniczne, Odessa, Ukraina, 22-26 maja 2006, s. 167. (in russian)

22. Soloviev V.V., Klimowicz A., Bulatowa I.: Pakiet ZUBR avtomatizirovannogo proektirovania cifrovych sistem na osnove programmiruemych logiceskich integralnych schem (PLIS) // Materiały II Rosyjskiej Naukowo-Technicznej Konferencji „Problemy Opracowywania Perspektywnych Mikroelektronicznych Systemów, Podmoskov’e, Rosja, 9-13 października 2006, s.174-177. (in russian)

23. Klimowicz A., Soloviev V.: A synthesis of common models of finite state machines using input and output registers of programmable logic devices : [ref.] // W: IEEE East-West Design and Test Symposium: EWDTS'2008: proceedings, Lviv, October 9-12, 2008 / Kharkov National University of Radioelectronics, IEEE Computer Society - s.96-103
24. Klimowicz A., Grzes T., Soloviev V.: A Low Power and Cost Oriented Synthesis of The Common Model of Finite State Machine // Proc. of IEEE East-West Design and Test Symposium: EWDTS'2009, Moscow, September 18-21, 2009, pp. 270-274

25. Solov’ev V.V., Klimovič A., Gžes’ T., Bulatova I.R., Dimitrova-Grekov T.: Ispol'zovanie vyhodnyh makroâčeek PLIS v kačestve e`lementov pamâti konečnyh avtomatov // Proc. of 7th Int. Conf. Computer-Aided Design of Discrete Devices, Minsk, Belarus, 16-17 Nov. 2010, pp. 147-154

Publications in journals:

26. Solovjev V.V., Klimowicz A.: Ispol'zovanie vchodnych buferov PLIS v kačestve élementov pamjati konečnych avtomatov // Chip News – Inżyniernaja Mikroelektronika, 2003, Nr 2, s. 30-34. (in russian)

27. Solovjev V.V., Klimowicz A.: Sintez na PLIS sovmeščennych modelej konečnych avtomatov // Chip News – Inżyniernaja Mikroelektronika, 2003, Nr 3, s. 20-25. (in russian)

28. Klimowicz A.: Badania eksperymentalne metody syntezy wspólnego modelu automatów skończonych na PLD // Elektronika – Czasopismo Stowarzyszenia Elektryków Polskich, Wydawnictwo Sigma NOT, 2003, Nr 10, s. 29-31.(in polish)

29. Solovjev V.V.:, Klimowicz A. Vviedienie w proektirovanie kombinacionnych schem na PLIS // Chip News – Inżyniernaja Mikroelektronika, 2003, Nr 5. (in russian)

30. Solovjev V.V., Klimowicz A.: Sintez na PLIS odnourovnevych kombinacionnych schem // Chip News – Inżyniernaja Mikroelektronika, 2003, Nr 6. (in russian)

31. Solovjev V.V., Klimowicz A.: Sintez na PLIS dvuchurovnevych kombinacionnych schem // Chip News – Inżyniernaja Mikroelektronika, 2003, Nr 8, s. 30-33. (in russian)

32. Solovjev V.V., Klimowicz A.: Sintez na PLIS mnogourovnevych kombinacionnych schem // Chip News – Inżyniernaja Mikroelektronika, 2003, Nr 9, s. 26-32. (in russian)

33. Klimowicz A.: Badania eksperymentalne metod syntezy układów kombinacyjnych na PLD // Elektronika – Miesięcznik naukowo-techniczny Stowarzyszenia Elektryków Polskich, Wydawnictwo Sigma NOT, 2004, Nr 6, s. 35-38.(in polish)

34. Solovjev V.V., Klimowicz A.: Verifikacija rezul'tatov sintaza konečnych avtomatov na PLIS // Chip News – Inżyniernaja Mikroelektronika, 2004, nr 8, s. 40-44. (in russian)

35. Solovjev V.V., Klimowicz A.: Pakiet ZUBR avtomatizacii logičeskogo proektirovania cifrovych sistem na osnove PLIS // Chip News – Inżyniernaja Mikroelektronika, 2004, Nr 9, s. 26-33. (in russian)

36. Salauyou V., Klimowicz A., Grześ T., Dimitrova-Grekow T., Bulatowa I.: Badania efektywności metod syntezy automatów skończonych zaimplementowanych w pakiecie ZUBR // Miesięcznik Naukowo-Techniczny „Pomiary Automatyka Kontrola” nr 6 bis, 2006, s. 44-46.(in polish)

37. Klimowicz A.: Wybór modeli automatów skończonych do realizacji na bazie układów programowalnych // Miesięcznik Naukowo-Techniczny „Pomiary Automatyka Kontrola” nr 7 bis, 2006, s. 106-108.(in polish)

38. Klimovič A.S., Solov'ev V.V.: Transformation of a mealy finite-state machine into a moore finite-state machine by splitting internal states // J. Comput. Syst. Sci. Int. - Vol.49, nr 6 (2010), pp.900-908

Chapters in monographs:

39. Klimowicz A.: An Application of Multilevel Sytnthesis Method of Combinational Circuits To Realization of Combinational Part of Common Model of Finite State Machine // In Image analysis, computer graphics, security systems and artificial intelligence applications, WSFiZ w Białymstoku, 2005, vol. II, pp. 95 – 105. (in english)

Other publications:

40. Sołowjew W., Klimowicz A.: Synteza układów kombinacyjnych na jednym uniwersalnym układzie PAL z wykorzystaniem montażowego łączenia wyjść // Informatyka, Zeszyty naukowe I, Wyd. Politechniki Białostockiej, Białystok, 2002, pp. 219-233.(in polish)



kolo
Main page
Home
Research
Research
Teaching
Teaching
CV
CV
Polish version
Polska wersja